当前位置: 首页 > news >正文

三只松鼠口碑营销案例seo代理计费系统

三只松鼠口碑营销案例,seo代理计费系统,网站建设开发流程,h5页面制作多少钱相关阅读 Verilog基础https://blog.csdn.net/weixin_45791458/category_12263729.html?spm1001.2014.3001.5482 作为一个硬件描述语言,Verilog HDL常常需要使用语句描述并行执行的电路,但其实在仿真器的底层,这些并行执行的语句是有先后顺序…

相关阅读

Verilog基础icon-default.png?t=N7T8https://blog.csdn.net/weixin_45791458/category_12263729.html?spm=1001.2014.3001.5482


        作为一个硬件描述语言,Verilog HDL常常需要使用语句描述并行执行的电路,但其实在仿真器的底层,这些并行执行的语句是有先后顺序的,然而Verilog标准并没有将这些事件调度的顺序定死,而是给予了仿真器厂商一定的自由去实现自己的产品,这就导致了设计者如果不遵循一定的编程习惯,会导致意想不到的仿真结果,下面是一些相关的规则。

2、在创建分频时钟时,使用阻塞赋值

        在描述一个对时钟沿敏感的时序逻辑时,普遍的建议是使用非阻塞赋值去描述寄存器操作。但这不是绝对的,当这个寄存器操作的对象是生成时钟时,如果使用了非阻塞赋值,就有可能造成仿真出现错误,下面就是一个时钟竞争的例子。

`timescale 1ns/1ns
module test();
reg clk, clk_1, rst_n;
reg a, b, c;
initial begin //一个周期为10的时钟clk = 0;forever #5 clk = !clk;
end//第一个always块
always@(posedge clk, negedge rst_n) begin //一个分频时钟,周期为20if(!rst_n) beginclk_1 <= 1'b0;endelse beginclk_1 <= !clk_1;end
end//第二个always块
always@(posedge clk, negedge rst_n) begin //第一个寄存器使用原时钟触发if(!rst_n) beginb <= 1'b0;endelse beginb <= a;end
end//第三个always块
always@(posedge clk_1, negedge rst_n) begin //第二个寄存器使用分频时钟触发if(!rst_n) beginc <= 1'b0;endelse beginc <= b;end
endinitial beginrst_n = 0;#3 rst_n = 1;
endinitial begina  = 1;#24 a = 0;
end
endmodule

        上面是一个很简单的例子,即两个寄存器对输入打两拍,不过第一个寄存器使用10ns的周期,第二个寄存器使用20ns的周期。竞争会出现在两个时钟的上升沿重合时,此时可能的事件调度过程分析如下。

  1. initial块中的clk取反后为高电平,触发第一个always块和第二个always块。如Verilog基础:时序调度中的竞争(一)所说,这两个块的执行顺序是不定的。
  2. 若第一个always块中的非阻塞赋值首先执行,第二个always块中的非阻塞赋值之后执行,则首先clk_1取反后为高电平,在此之后,是执行被clk_1上升沿触发的第三个always块还是执行第二个always块中的非阻塞赋值是不确定的。若先执行第二个always块后再执行第三个always块,则c会直接得到a的值,而不会有任何等待。若先执行第三个always块后执行第二个always块,则是正常打拍。
  3. 若第二个always块中的非阻塞赋值首先执行,第一个always块中的非阻塞赋值之后执行,则c必定会直接得到a的值,而不会有任何等待,因为在b得到a的值时,clk_1还没有取反,也就无法触发第三个always块了。

        因为在25ns时,两个时钟的上升沿重合,所以在24ns时我们将a拉低,测试波形如图1所示。

图1 一个有竞争的波形图

        可以看到在a=0后的下一个上升沿,b和c同时被拉低,这就是竞争所导致的结果。解决这个问题也很简单,只需要将第一个always块中的非阻塞赋值改为阻塞赋值即可,如下所示。

always@(posedge clk, negedge rst_n) begin //一个分频时钟,周期为20if(!rst_n) beginclk_1 = 1'b0;endelse beginclk_1 = !clk_1;end
end

         这样做有什么用?这样能保证在第二个always块的非阻塞赋值真正完成前(非阻塞赋值分为两步,第一步为右值计算,第二步为真正完成),第三个always块已被触发。下面是修改后没有竞争的波形。

 

 

http://www.ritt.cn/news/17696.html

相关文章:

  • 工作中如何调节自己的情绪汕头seo代理
  • 网站 建设 网站设计公司seo综合查询怎么用
  • 朝阳专业网站建设公司如何优化关键词的排名
  • 网站界面的版式架构seo sem是什么
  • 做平面设计都在那个网站找免费素材?培训报名
  • 模板网官网长春网站优化咨询
  • 做医疗设备的网站项目推广
  • 上海网站设计与西安网站建设网络推广
  • 禁漫天入口18comic班级优化大师免费下载电脑版
  • 网站认证要钱公众号推广平台
  • 北京专业网站翻译影音字幕翻译速记速记速记快而高效优化绿松石什么意思
  • 手机网页代码黑帽seo
  • 网络强国建设的未来西安seo网站推广优化
  • 做代购网站有哪些五年级上册语文优化设计答案
  • 淘客怎样做网站百度平台官网
  • 一级造价工程师报名seo优化工具哪个好
  • 怎样让公司网站更吸引人石景山区百科seo
  • wordpress 头部导航seo优化排名教程
  • 网站建设拟解决问题灰色行业怎么推广引流
  • 网站建设与开发大作业厦门人才网手机版
  • 网站做第三方登录seo培训教程视频
  • wordpress提权百度seo新算法
  • vs做网站的书籍线下推广团队
  • 彩票网站做一级代理犯法吗手机黄页怎么找
  • 做外贸必须关注的20个b2b网站_排名无先后苏州seo网络推广
  • 做网站看什么书好西安seo优化
  • 全国最新疫情一图读懂网站seo收录
  • 邢台网站改版制作公司百度联盟注册
  • 怎么做网站轮播图片产品网络营销策划方案
  • 怎么在手机上建网站百度热搜seo